Intel 下一代桌機處理器 Nova Lake-S 傳出規格更新,原本規劃的 42 核心版本,已上修為 44 核心配置,並維持雙運算晶片(Dual Compute Tile)架構。
根據來源消息,該版本將採用 16 顆效能核心(P-Core)與 24 顆效率核心(E-Core),再加上 4 顆低功耗核心(LPE Core),總計 44 核心。相較先前傳出的 14P + 24E 配置,此次調整明顯強化了效能核心數量。
核心架構方面,P-Core 與 E-Core 分別採用 Coyote Cove 與 Arctic Wolf 設計。
這項變動也被視為結構上的修正。早期規格中,每個 Compute Tile 僅配置 7 顆 P-Core,分配上略顯不對稱,如今改為每個 Tile 8 顆 P-Core,整體設計更為合理。不過,舊版配置仍有可能在後續產品線中以其他 SKU 形式推出。
在快取部分,雙 Compute Tile 版本最高可搭載 288MB 的 bLLC(block-level Last Level Cache),而單 Compute Tile 則為 144MB。整體產品線配置如下:
平台方面,Nova Lake-S 預計採用全新 LGA 1954 腳位,並搭配 900 系列主機板。官方也暗示此插槽將延續多個世代,相較過往僅支援 2~3 代處理器的情況,壽命有望拉長。
整體產品線預計隸屬於 Core Ultra 400 系列,並有望於 2026 年下半年登場。Intel 也已公開表示,期望透過該世代重新取得桌機市場競爭優勢。
根據來源消息,該版本將採用 16 顆效能核心(P-Core)與 24 顆效率核心(E-Core),再加上 4 顆低功耗核心(LPE Core),總計 44 核心。相較先前傳出的 14P + 24E 配置,此次調整明顯強化了效能核心數量。
核心架構方面,P-Core 與 E-Core 分別採用 Coyote Cove 與 Arctic Wolf 設計。
這項變動也被視為結構上的修正。早期規格中,每個 Compute Tile 僅配置 7 顆 P-Core,分配上略顯不對稱,如今改為每個 Tile 8 顆 P-Core,整體設計更為合理。不過,舊版配置仍有可能在後續產品線中以其他 SKU 形式推出。
在快取部分,雙 Compute Tile 版本最高可搭載 288MB 的 bLLC(block-level Last Level Cache),而單 Compute Tile 則為 144MB。整體產品線配置如下:
- 2x (8+16) (48 Cores + 4 LPE Cores) + 288 MB bLLC
- 2x (8+12) (40 Cores + 4 LPE Cores) + 288 MB bLLC
- 8+16 (24 Cores + 4 LPE Cores) + 144 MB bLLC
- 8+12 (20 Cores + 4 LPE Cores) + 144 MB bLLC
平台方面,Nova Lake-S 預計採用全新 LGA 1954 腳位,並搭配 900 系列主機板。官方也暗示此插槽將延續多個世代,相較過往僅支援 2~3 代處理器的情況,壽命有望拉長。
整體產品線預計隸屬於 Core Ultra 400 系列,並有望於 2026 年下半年登場。Intel 也已公開表示,期望透過該世代重新取得桌機市場競爭優勢。
最後編輯:
