上個月底,知名爆料者 kopite7kimi 曾整理一份 Intel 下一代解鎖版 Nova Lake-S 桌上型處理器的可能 SKU 名單。當時的推測指出,Intel 正準備推出能與 AMD 3D V-Cache 遊戲處理器正面競爭的產品,而關鍵就在於引入大量的 Big Last Level Cache(bLLC)。近期的相關消息也顯示,僅有下一代 Core Ultra 400K 系列,才會獲得大容量 bLLC 加持,最高甚至可達 288MB,特別是雙運算 Tile 的配置。

先前流出的次旗艦型號規格,原本被認為會採用 2×8+12 的配置,也就是 40 顆核心再加上 4 顆 LPE Core。不過,另一名爆料者 Haze2K1 近日提出了略有調整的說法。其內容大致印證先前資訊,但在描述次高階解鎖版 Nova Lake-S 時,提到 效能核心(P-Core)數量有所下修,使整體核心數降至 42 顆(包含 P、E 與 LPE Core)。
根據最新說法,每個運算 Tile 中的 P-Core 可能從原本的 8 顆調整為 7 顆。只有真正的旗艦型設計,才會採用雙 8+16 運算 Tile,使總核心數一口氣來到 52 顆。
目前流出的理論版 Core Ultra 400 解鎖產品線如下:
2×8+16(48 核心 + 4 LPE)+288MB bLLC
2×7+12(38 核心 + 4 LPE)+288MB bLLC(之前傳言2×8+12)
8+16(24 核心 + 4 LPE)+144MB bLLC
8+12(20 核心 + 4 LPE)+144MB bLLC
從現階段的爆料來看,Nova Lake-S 在產品定位上似乎明確區分了真正旗艦與次旗艦之間的核心配置差異,而 bLLC 仍是 Intel 用來對應 AMD 快取策略的核心關鍵。實際規格與上市時程,仍有待 Intel 官方後續揭曉。

先前流出的次旗艦型號規格,原本被認為會採用 2×8+12 的配置,也就是 40 顆核心再加上 4 顆 LPE Core。不過,另一名爆料者 Haze2K1 近日提出了略有調整的說法。其內容大致印證先前資訊,但在描述次高階解鎖版 Nova Lake-S 時,提到 效能核心(P-Core)數量有所下修,使整體核心數降至 42 顆(包含 P、E 與 LPE Core)。
根據最新說法,每個運算 Tile 中的 P-Core 可能從原本的 8 顆調整為 7 顆。只有真正的旗艦型設計,才會採用雙 8+16 運算 Tile,使總核心數一口氣來到 52 顆。
目前流出的理論版 Core Ultra 400 解鎖產品線如下:
2×8+16(48 核心 + 4 LPE)+288MB bLLC
2×7+12(38 核心 + 4 LPE)+288MB bLLC(之前傳言2×8+12)
8+16(24 核心 + 4 LPE)+144MB bLLC
8+12(20 核心 + 4 LPE)+144MB bLLC
從現階段的爆料來看,Nova Lake-S 在產品定位上似乎明確區分了真正旗艦與次旗艦之間的核心配置差異,而 bLLC 仍是 Intel 用來對應 AMD 快取策略的核心關鍵。實際規格與上市時程,仍有待 Intel 官方後續揭曉。








