G guy394522 初級會員 已加入 2/28/12 訊息 4 互動分數 0 點數 0 2/29/12 #1 如提 請教SB系列拉外頻是否會連同PCI-E頻率一起拉到? 因為BIOS沒有可調整PCIE頻率選項 又想去拉外頻看看 請問是否會影響到PCIE頻率呢? 如果拉外頻需要去做什麼除頻動作嗎? 因為我知道SB系列外頻都只可以拉一點點 不知道這需要是否再去調整什麼? 板子是華擎Z68 PRO3 GEN3 謝謝..
如提 請教SB系列拉外頻是否會連同PCI-E頻率一起拉到? 因為BIOS沒有可調整PCIE頻率選項 又想去拉外頻看看 請問是否會影響到PCIE頻率呢? 如果拉外頻需要去做什麼除頻動作嗎? 因為我知道SB系列外頻都只可以拉一點點 不知道這需要是否再去調整什麼? 板子是華擎Z68 PRO3 GEN3 謝謝..
大呆雄 低級會員 已加入 12/4/10 訊息 1,226 互動分數 1 點數 0 3/1/12 #3 規格白皮書 規格 匯流排寬度 工作時脈 資料速率 PCI 2.3 32 位元 33/66 MHz 133/266 MB/s PCI-X 1.0 64 位元 66/100/133 MHz 533/800/1066 MB/s PCI-X 2.0(DDR) 64 位元 133 MHz 2.1 GB/s PCI-X 2.0(QDR) 64 位元 133 MHz 4.2 GB/s AGP 2X 32 位元 66 MHz *2 532 MB/s AGP 4X 32 位元 66 MHz *4 1.0 GB/s AGP 8X 32 位元 66 MHz *8 2.1 GB/s PCI-E 1.0 X1 1 位元 2.5 GHz 500 MB/s(雙工,文稿數據) PCI-E 1.0 X2 2 位元 2.5 GHz 1 GB/s(雙工) PCI-E 1.0 X4 4 位元 2.5 GHz 2 GB/s(雙工) PCI-E 1.0 X8 8 位元 2.5 GHz 4 GB/s(雙工) PCI-E 1.0 X16 16 位元 2.5 GHz 8 GB/s(雙工) 計算公式:PCI-E串列匯流排頻寬(MB/s) = 串列匯流排時鐘頻率(MHz) * 串列匯流排位寬(bit/8 = B) * 串列匯流排管線 * 編碼方式 * 每時鐘傳輸幾組數據(cycle) 例:雙工PCI-E 1.0 X1 頻寬=2500*1/8*1*8/10*1*2=500 MB/s PCI Express 1.0 匯流排頻率 2500 MHz,這是在 100 MHz 的基準頻率通過鎖相環振蕩器(Phase Lock Loop,PLL)達到的。 PCI-E 2.0 匯流排頻率從2.5GHz提高到5GHz,3.0則提高到8GHz,編碼方式變成128/130。 版本 傳輸頻寬 單向單通道頻寬 雙向16通道頻寬 原始傳輸率 1.0 2Gb/s 250MB/s 8GB/s 2.5GT/s 1.0a 2Gb/s 250MB/s 8GB/s 2.5GT/s 1.1 2Gb/s 250MB/s 8GB/s 2.5GT/s 2.0 4Gb/s 500MB/s 16GB/s 5.0GT/s 2.1 4Gb/s 500MB/s 16GB/s 5.0GT/s 3.0 8Gb/s 1GB/s 32GB/s 8.0GT/s 4.0 16.0GT/s 資料來源:維基百科 PCI-E 也是吃基準頻率100MHz,所以基準頻率調高了,所有的頻率會跟著連動.. 最後編輯: 3/1/12
規格白皮書 規格 匯流排寬度 工作時脈 資料速率 PCI 2.3 32 位元 33/66 MHz 133/266 MB/s PCI-X 1.0 64 位元 66/100/133 MHz 533/800/1066 MB/s PCI-X 2.0(DDR) 64 位元 133 MHz 2.1 GB/s PCI-X 2.0(QDR) 64 位元 133 MHz 4.2 GB/s AGP 2X 32 位元 66 MHz *2 532 MB/s AGP 4X 32 位元 66 MHz *4 1.0 GB/s AGP 8X 32 位元 66 MHz *8 2.1 GB/s PCI-E 1.0 X1 1 位元 2.5 GHz 500 MB/s(雙工,文稿數據) PCI-E 1.0 X2 2 位元 2.5 GHz 1 GB/s(雙工) PCI-E 1.0 X4 4 位元 2.5 GHz 2 GB/s(雙工) PCI-E 1.0 X8 8 位元 2.5 GHz 4 GB/s(雙工) PCI-E 1.0 X16 16 位元 2.5 GHz 8 GB/s(雙工) 計算公式:PCI-E串列匯流排頻寬(MB/s) = 串列匯流排時鐘頻率(MHz) * 串列匯流排位寬(bit/8 = B) * 串列匯流排管線 * 編碼方式 * 每時鐘傳輸幾組數據(cycle) 例:雙工PCI-E 1.0 X1 頻寬=2500*1/8*1*8/10*1*2=500 MB/s PCI Express 1.0 匯流排頻率 2500 MHz,這是在 100 MHz 的基準頻率通過鎖相環振蕩器(Phase Lock Loop,PLL)達到的。 PCI-E 2.0 匯流排頻率從2.5GHz提高到5GHz,3.0則提高到8GHz,編碼方式變成128/130。 版本 傳輸頻寬 單向單通道頻寬 雙向16通道頻寬 原始傳輸率 1.0 2Gb/s 250MB/s 8GB/s 2.5GT/s 1.0a 2Gb/s 250MB/s 8GB/s 2.5GT/s 1.1 2Gb/s 250MB/s 8GB/s 2.5GT/s 2.0 4Gb/s 500MB/s 16GB/s 5.0GT/s 2.1 4Gb/s 500MB/s 16GB/s 5.0GT/s 3.0 8Gb/s 1GB/s 32GB/s 8.0GT/s 4.0 16.0GT/s 資料來源:維基百科 PCI-E 也是吃基準頻率100MHz,所以基準頻率調高了,所有的頻率會跟著連動..
H hahaha3293 初級會員 已加入 6/13/09 訊息 30 互動分數 0 點數 0 3/1/12 #5 所以不是AMD的APU,其實INTEL也是會跟著拉高囉 可是不管在測試文還是開箱文,都只有AMD的會被提到這點;em44; 不過雖說會傷周邊...好像也沒聽說過甚麼災情,大家換電腦速度可能比傷到壞還慢吧:PPP:
所以不是AMD的APU,其實INTEL也是會跟著拉高囉 可是不管在測試文還是開箱文,都只有AMD的會被提到這點;em44; 不過雖說會傷周邊...好像也沒聽說過甚麼災情,大家換電腦速度可能比傷到壞還慢吧:PPP:
大呆雄 低級會員 已加入 12/4/10 訊息 1,226 互動分數 1 點數 0 3/1/12 #6 在笨痛時代傷的比較大,尤其是硬碟!! 小弟就因為幾次超基頻導致硬碟資料全掛的事蹟. 早期的ide硬碟只有8.3MHz 哪經得起基頻大超... (8.3MHz->ATA33->ATA66->ATA100->ATA133) 顯示卡頂多是花屏.藍(黑)屏,降低時脈就可以了.. 現在硬碟內的資料龐大,動不動就幾百G.甚至Tb.. 別跟精神.時間過不去,去超基頻..... 最後編輯: 3/1/12
在笨痛時代傷的比較大,尤其是硬碟!! 小弟就因為幾次超基頻導致硬碟資料全掛的事蹟. 早期的ide硬碟只有8.3MHz 哪經得起基頻大超... (8.3MHz->ATA33->ATA66->ATA100->ATA133) 顯示卡頂多是花屏.藍(黑)屏,降低時脈就可以了.. 現在硬碟內的資料龐大,動不動就幾百G.甚至Tb.. 別跟精神.時間過不去,去超基頻.....