H hick3129 一般般會員 已加入 5/5/09 訊息 52 互動分數 0 點數 6 6/5/09 #1 先說我的配備 CPU:E5200(2電容) 電壓預設1.152 主機板:MARS 12.5X266=3.3G 記憶體比例是1:2 按照這樣的設定我IBT都可以過 所以應該是穩定 然後我外頻設定333 X9=3G CPU電壓加壓1.185 這樣設定開機會逼逼叫 我想說可能電壓加不夠我又給他家到1.2V 還是一樣的情形 我是不是要設定VTT的電壓阿?(FSB電壓) 他預設是1.2V 還是北橋的電壓也要加一下= = (我不懂的是CPU的電壓跟FSB的電壓差在哪裡阿 )
先說我的配備 CPU:E5200(2電容) 電壓預設1.152 主機板:MARS 12.5X266=3.3G 記憶體比例是1:2 按照這樣的設定我IBT都可以過 所以應該是穩定 然後我外頻設定333 X9=3G CPU電壓加壓1.185 這樣設定開機會逼逼叫 我想說可能電壓加不夠我又給他家到1.2V 還是一樣的情形 我是不是要設定VTT的電壓阿?(FSB電壓) 他預設是1.2V 還是北橋的電壓也要加一下= = (我不懂的是CPU的電壓跟FSB的電壓差在哪裡阿 )
S shihyuan73 一般般會員 已加入 5/29/06 訊息 162 互動分數 0 點數 16 年齡 40 6/5/09 #2 照尼的外頻設定 根本不需要動到 VTT 電壓 先看看嗶嗶叫是什麼意思吧!
s31214f 會員 已加入 2/10/09 訊息 821 互動分數 1 點數 16 6/6/09 #5 hick3129 說: 恩.... 那VTT要什麼時候設定比較好勒 按一下展開…… 高時脈 高外頻 高記憶體頻寬 簡單講就是Intel驅動FSB的邏輯訊號是採用所謂的GTL+ swing的方式, Vtt是FSB中斷電壓, Vref是FSB參考電壓, 中斷電阻Rtt, 來讓FSB的訊號穩定的在low-Vss到high-Vtt中間波動, 最低跟最高電壓超出規範, 將會使FSB的訊號 不穩=> 超頻不穩
hick3129 說: 恩.... 那VTT要什麼時候設定比較好勒 按一下展開…… 高時脈 高外頻 高記憶體頻寬 簡單講就是Intel驅動FSB的邏輯訊號是採用所謂的GTL+ swing的方式, Vtt是FSB中斷電壓, Vref是FSB參考電壓, 中斷電阻Rtt, 來讓FSB的訊號穩定的在low-Vss到high-Vtt中間波動, 最低跟最高電壓超出規範, 將會使FSB的訊號 不穩=> 超頻不穩
S shihyuan73 一般般會員 已加入 5/29/06 訊息 162 互動分數 0 點數 16 年齡 40 6/9/09 #6 s31214f 說: 高時脈 高外頻 高記憶體頻寬 簡單講就是Intel驅動FSB的邏輯訊號是採用所謂的GTL+ swing的方式, Vtt是FSB中斷電壓, Vref是FSB參考電壓, 中斷電阻Rtt, 來讓FSB的訊號穩定的在low-Vss到high-Vtt中間波動, 最低跟最高電壓超出規範, 將會使FSB的訊號 不穩=> 超頻不穩 按一下展開…… 學習了學習了!!!;ranger;
s31214f 說: 高時脈 高外頻 高記憶體頻寬 簡單講就是Intel驅動FSB的邏輯訊號是採用所謂的GTL+ swing的方式, Vtt是FSB中斷電壓, Vref是FSB參考電壓, 中斷電阻Rtt, 來讓FSB的訊號穩定的在low-Vss到high-Vtt中間波動, 最低跟最高電壓超出規範, 將會使FSB的訊號 不穩=> 超頻不穩 按一下展開…… 學習了學習了!!!;ranger;
G gu8_30 高級會員 已加入 5/29/07 訊息 567 互動分數 0 點數 16 6/13/09 #7 s31214f 說: 高時脈 高外頻 高記憶體頻寬 簡單講就是Intel驅動FSB的邏輯訊號是採用所謂的GTL+ swing的方式, Vtt是FSB中斷電壓, Vref是FSB參考電壓, 中斷電阻Rtt, 來讓FSB的訊號穩定的在low-Vss到high-Vtt中間波動, 最低跟最高電壓超出規範, 將會使FSB的訊號 不穩=> 超頻不穩 按一下展開…… 所以是VTT太低太高都不行的意思嗎??;rr;
s31214f 說: 高時脈 高外頻 高記憶體頻寬 簡單講就是Intel驅動FSB的邏輯訊號是採用所謂的GTL+ swing的方式, Vtt是FSB中斷電壓, Vref是FSB參考電壓, 中斷電阻Rtt, 來讓FSB的訊號穩定的在low-Vss到high-Vtt中間波動, 最低跟最高電壓超出規範, 將會使FSB的訊號 不穩=> 超頻不穩 按一下展開…… 所以是VTT太低太高都不行的意思嗎??;rr;